2.6 GERBANG DAN/ATAU (AND/OR)
GERBANG DAN (And)/ATAU (OR)
Alat analisis
sekarang siap membantu kami, dan kesempatan untuk menyelidiki konfigurasi
komputer adalah salah satu yang akan mendemonstrasikan berbagai aplikasi ini perangkat
yang relatif sederhana. Analisis kami akan dibatasi untuk menentukan level tegangan
dan tidak akan mencakup pembahasan rinci tentang aljabar Boolean atau positif
dan negative logika.
Jaringan yang akan
dianalisis pada Contoh 2.16 adalah gerbang OR untuk logika positif.
Artinya, level
10-V dari Gambar 2.38 diberi nilai "1" untuk aljabar Boolean
sedangkan Input 0-V diberi nilai "0". Gerbang OR sedemikian rupa
sehingga level tegangan keluaran akan menjadi “1” jika salah satu atau kedua
masukan adalah 1. Keluarannya adalah “0” jika kedua masukan berada pada level
0.
Analisis gerbang AND / OR dibuat lebih
mudah secara terukur dengan menggunakan perkiraan setara untuk dioda daripada
ideal karena kita dapat menetapkan bahwa tegangan melintasi dioda harus 0,7 V
positif untuk dioda silikon (0,3 V untuk Ge) untuk beralih ke status
"aktif".
Example 2.16
Tentukan Vo untuk
jaringan pada Gambar 2.38.
Solusi
Catatan pertama
bahwa hanya ada satu potensi terapan; 10 V di terminal 1. Terminal 2 dengan input
0-V pada dasarnya pada potensial tanah, seperti yang ditunjukkan dalam jaringan
yang digambar ulang pada Gambar. 2.39. Gambar 2.39 "menunjukkan"
bahwa D1 mungkin dalam keadaan "aktif" karena diterapkan 10 V
sementara D2 dengan sisi "positif" di 0 V mungkin "mati".
Dengan asumsi keadaan ini akan menghasilkan konfigurasi pada Gambar 2.40.
Langkah selanjutnya adalah memeriksa bahwa tidak ada kontradiksi dengan asumsi kami. Artinya, perhatikan bahwa polaritas di D1 seperti untuk menyalakannya dan polaritasnya D2 seperti mematikannya. Untuk D1, status "on" menetapkan Vo pada Vo = E - VD = 10 V - 0,7 V = 9,3 V. Dengan 9,3 V pada katoda ( - ) sisi D2 dan 0 V pada anoda ( + ) sisi, D2 pasti dalam keadaan "off". Arah arus dan hasilnya jalur kontinu untuk konduksi selanjutnya mengkonfirmasi asumsi kami bahwa D1 sedang berjalan. Asumsi kami tampaknya dikonfirmasi oleh tegangan dan arus yang dihasilkan, dan analisis awal kami dapat dianggap benar.
Tingkat tegangan keluaran bukan 10V seperti yang didefinisikan untuk input 1,
tetapi 9,3 V cukup besar untuk dianggap 1 tingkat. Oleh karena itu, keluaran
berada pada tingkat 1 dengan hanya satu masukan, yang menunjukkan hal gerbang
itu adalah gerbang OR. Analisis jaringan yang sama dengan dua input 10-V akan menghasilkan
kedua dioda dalam status "on" dan output 9,3 V. Input 0-V pada kedua
input tidak akan menyediakan 0,7 V yang diperlukan untuk menyalakan dioda, dan
output akan menjadi 0 karena level output 0-V. Untuk jaringan dari Gambar 2.40
level saat ini ditentukan oleh
Solusi
Perhatikan dalam hal ini
bahwa sumber independen muncul di kaki jaringan. Untuk alasan segera menjadi
jelas itu dipilih pada tingkat yang sama sebagai masukan tingkat logika.
Jaringan digambar ulang pada Gambar 2.42 dengan asumsi awal kami tentang keadaan
dioda. Dengan 10 V pada sisi katoda D1 diasumsikan bahwa D1 dalam keadaan
"mati" meskipun ada sumber 10-V yang terhubung ke anoda D1 melalui
resistor. Namun, ingatlah bahwa kami telah menyebutkan di pendahuluan bagian
ini bahwa penggunaan model perkiraan akan membantu analisis. Untuk D1, dari
mana akan datang 0,7 V jika tegangan input dan sumber berada pada level yang
sama dan menciptakan "tekanan" yang berlawanan? D2 diasumsikan dalam
status "on" karena tegangan rendah di sisi katoda dan ketersediaan
sumber 10-V melalui Resistor 1-k.
Untuk jaringan pada
Gambar 2.42 tegangan pada Vo adalah 0,7 V karena bias maju dioda D2. Dengan 0,7
V di anoda D1 dan 10 V di katoda, D1 pasti dalam keadaan "off". Arus
I akan memiliki arah yang ditunjukkan pada Gambar. 2.42 dan besarnya sama
dengan
Keadaan dioda karena itu
dikonfirmasi dan analisis kami sebelumnya benar. Meskipun tidak 0 V seperti
yang ditentukan sebelumnya untuk level 0, tegangan keluaran sudah cukup kecil
untuk dianggap sebagai level 0. Untuk gerbang AND, oleh karena itu, satu input akan
menghasilkan keluaran tingkat 0. Status dioda yang tersisa untuk kemungkinan dari
dua masukan dan tidak ada masukan yang akan diperiksa dalam soal di akhir bab.
Comments
Post a Comment